看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种32位全定制高速乘法器设计 收藏
一种32位全定制高速乘法器设计

一种32位全定制高速乘法器设计

作     者:王田 陈健 付宇卓 WANG Tian;CHEN Jian;FU Yu-zhuo

作者机构:上海交通大学芯片与系统研究中心上海200030 

基  金:国家"八六三"基金项目 (2 0 0 2 AA1Z)资助 

出 版 物:《小型微型计算机系统》 (Journal of Chinese Computer Systems)

年 卷 期:2005年第26卷第2期

页      码:307-309页

摘      要:对乘法器的多种实现方式作了综合比较 ,分析并实现了一种 32位全定制高速乘法器 ,该乘法器与 Synopsys DesignWare相应的乘法器相比速度快 14 %左右 .最后对 ASIC设计者选择不同用途的乘法器提供了相应的准则 .

主 题 词:乘法器 全定制 Booth编码 Wallace Tree 

学科分类:08[工学] 081201[081201] 0812[工学-测绘类] 

核心收录:

D O I:10.3969/j.issn.1000-1220.2005.02.035

馆 藏 号:203101936...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分