看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一款25Gibit/s低抖动大摆幅电压模逻辑发送器 收藏
一款25Gibit/s低抖动大摆幅电压模逻辑发送器

一款25Gibit/s低抖动大摆幅电压模逻辑发送器

作     者:白丽霞 祝运嵘 王晴雯 杨骏 陈铖颖 祁楠 Bai Lixia;Zhu Yunrong;Wang Qingwen;Yang Jun;Chen Chengying;Qi Nan

作者机构:厦门理工学院光电与通信工程学院福建厦门361024 中国科学院半导体研究所北京100083 北京理工大学信息与电子学院北京100081 佛山科学技术学院机电工程与自动化学院广东佛山528225 

基  金:国家重点研发计划资助项目(2019YFB2204700) 国家自然科学基金资助项目(61704143) 福建省自然科学基金面上项目(2018J01566) 厦门市2020年青年创新基金资助项目(3502Z20206074) 

出 版 物:《半导体技术》 (Semiconductor Technology)

年 卷 期:2021年第46卷第2期

页      码:111-116,123页

摘      要:面向高速串行接口应用,设计了一款25 Gibit/s的大摆幅电压模逻辑发送器。输出驱动器由3个相同的子驱动器并联而成,且每个子驱动器都包含依据二进制权重递增的5个驱动单元,从而实现32种不同的去加重控制。为了得到优化的均衡方案,且消除码间串扰的影响,提出了一种基于脉冲响应的后均衡分析策略。同时采用自偏置稳压器稳定电源电压,以提高发送器的信号完整性。发送器基于TSMC 40 nm工艺仿真,版图面积为132μm×53μm。后仿真结果表明,发送器工作在25 Gibit/s时,差分输出眼图高达1.2 V,抖动为2.55 ps,功耗为16.2 mW。

主 题 词:电压模逻辑发送器 去加重 稳压器 均衡 码间串扰 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

D O I:10.13290/j.cnki.bdtjs.2021.02.003

馆 藏 号:203101966...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分