看过本文的还看了

相关文献

该作者的其他文献

文献详情 >FPGA的数字脉冲延时发生器设计 收藏
FPGA的数字脉冲延时发生器设计

FPGA的数字脉冲延时发生器设计

作     者:陈泽洋 Chen Zeyang

作者机构:天津大学理学院天津300072 

出 版 物:《单片机与嵌入式系统应用》 (Microcontrollers & Embedded Systems)

年 卷 期:2021年第21卷第2期

页      码:79-81,85页

摘      要:本文主要介绍了一种数字式脉冲延时发生器的设计方法,该方案是基于Altera(被Intel收购)的Cyclone Ⅳ系列FPGA实现的,为了同时满足高延时分辨率与大的可调范围,采用了粗细结合的延时方法,粗延时通过计数器法实现,细延时通过AD9501专用延时芯片实现;为了让用户与系统进行通信,在FPGA内部构建了Nios Ⅱ软核处理器,并且编写软件程序实现人机交互。对系统的关键模块进行了仿真,仿真结果显示模块设计符合需求,最终延时系统可以实现精度为16.5 ps、可调范围约为1.1 s的延时。

主 题 词:FPGA AD9501 延脉冲发生时器 NiosⅡ 

学科分类:080902[080902] 0809[工学-计算机类] 08[工学] 

馆 藏 号:203102033...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分