看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于差分编码技术的12.5Gbit/s高速SerDes发射机 收藏
基于差分编码技术的12.5Gbit/s高速SerDes发射机

基于差分编码技术的12.5Gbit/s高速SerDes发射机

作     者:彭嘉豪 李儒章 付东兵 丁一 杨虹 PENG Jiahao;LI Ruzhang;FU Dongbing;DING Yi;YANG Hong

作者机构:重庆邮电大学光电工程学院重庆400065 模拟集成电路国家重点实验室重庆400060 

基  金:模拟集成电路国家重点实验室基金资助项目(614280205020417) 

出 版 物:《微电子学》 (Microelectronics)

年 卷 期:2021年第51卷第1期

页      码:85-90页

摘      要:研究并设计了一种基于差分编码技术的12.5 Gbit/s高速SerDes发射机。该电路由并串转换模块、去加重控制模块和驱动模块组成。驱动模块采用电流模逻辑异或门结构,动态负载的加入可以在降低功耗的同时实现与传输线的阻抗匹配。首次提出在并串转换模块中加入差分编码电路的解决方案,以保证原码输出,从而使数据在发射机内完成差分编解码的过程。后仿真结果表明,发射机数据传输速度达到12.5 Gbit/s。此时发射机整体功耗为39 mW,输出总抖动为0.05 UI,远小于JESD204B标准所要求的0.3 UI。

主 题 词:差分编码 高速SerDes 电流模逻辑异或门 动态负载 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

D O I:10.13911/j.cnki.1004-3365.200059

馆 藏 号:203102471...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分