看过本文的还看了

相关文献

该作者的其他文献

文献详情 >8位80MS/s低功耗流水线型ADC的设计 收藏
8位80MS/s低功耗流水线型ADC的设计

8位80MS/s低功耗流水线型ADC的设计

作     者:居水荣 刘敏杰 朱樟明 JU Shuirong;LIU Minjie;ZHU Zhangming

作者机构:江苏信息职业技术学院江苏无锡214153 西安电子科技大学西安710071 

基  金:湖北自然科学基金资助项目(2010CDB02706) 

出 版 物:《微电子学》 (Microelectronics)

年 卷 期:2014年第44卷第6期

页      码:754-758页

摘      要:采用每级为1.5位或者2位精度的7级流水线结构,即7级子ADC,设计了一款8位80MS/s的低功耗模数转换电路。利用每一级子ADC中的钟控开关及电容实现采样保持功能,节省了整个ADC的采样保持电路模块。在满足整个ADC性能情况下,采用了逐级缩放技术,减小了芯片面积和功耗。版图设计中,考虑了每一级ADC中电容及放大器的对称性,减小了电容失配对整个ADC性能的影响。采用0.18μm CMOS工艺,在输入信号为11.25 MHz,采样速率为80MHz的条件下,信噪比(SNR)为49.5dB,有效位数(ENOB)为7.98bits,整个ADC的芯片面积为0.56mm2,典型工作电流为22mA。

主 题 词:低功耗 流水线ADC 信噪比 有效位数 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

D O I:10.13911/j.cnki.1004-3365.2014.06.012

馆 藏 号:203102807...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分