看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于FPGA的TCP段乱序重排设计与实现 收藏
基于FPGA的TCP段乱序重排设计与实现

基于FPGA的TCP段乱序重排设计与实现

作     者:黄锐 王银 杨宪伟 李治辉 HUANG Rui;WANG Yin;YANG Xianwei;LI Zhihui

作者机构:中国电子科技集团公司第三十研究所四川成都610041 

出 版 物:《通信电源技术》 (Telecom Power Technology)

年 卷 期:2020年第37卷第24期

页      码:67-69,73页

摘      要:介绍一种基于FPGA的TCP段乱序重排设计与实现,记录乱序报文起止序号,通过并行比较确定新收报文的相对位置,将序号写入偏移缓存数据,完成乱序重排。该方法具有逻辑简单、处理效率高及资源消耗低的优点,测试表明以该方法实现的TCP硬件协议栈数据收发速率达到9.388 Gb/s。

主 题 词:FPGA TCP协议栈 乱序重排 

学科分类:08[工学] 0812[工学-测绘类] 

D O I:10.19399/j.cnki.tpt.2020.24.021

馆 藏 号:203103150...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分