看过本文的还看了

相关文献

该作者的其他文献

文献详情 >多通道实时伪码发生器的设计与实现 收藏
多通道实时伪码发生器的设计与实现

多通道实时伪码发生器的设计与实现

作     者:张瀚青 王彦革 李上彦 彭一文 郭银春 石云墀 ZHANG Hanqing;WANG Yange;LI Shangyan;PENG Yiwen;GUO Yinchun;SHI Yunchi

作者机构:上海航天电子技术研究所上海201109 

出 版 物:《通信技术》 (Communications Technology)

年 卷 期:2021年第54卷第5期

页      码:1263-1267页

摘      要:伪码生成器是直接序列扩频系统中的重要一环。因此,设计了一种基于FPGA实现的实时生成码发生装置,利用双端口RAM码NCO结构来实现接收机全局时钟下码频率的转换和初相的设置,通过RAM输入数据位宽实现多通道码输入。每个码周期结束对码初相重新置位,减少了恶劣太空环境下发生单粒子翻转导致数据出错的影响,可以广泛应用于直扩系统接收机。

主 题 词:直接序列扩频 Gold码 码发生器 NCO FPGA 

学科分类:0810[工学-土木类] 08[工学] 081001[081001] 

D O I:10.3969/j.issn.1002-0802.2021.05.034

馆 藏 号:203103308...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分