看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种高效的时序转换电路设计与实现 收藏
一种高效的时序转换电路设计与实现

一种高效的时序转换电路设计与实现

作     者:杜斐 何嘉文 刘承禹 张骏 田泽 DU Fei;HE Jia-wen;LIU Cheng-yu;ZHANG Jun;TIAN Ze

作者机构:航空工业西安航空计算技术研究所陕西西安710068 

基  金:“型谱”科研项目(1311XJ1700,1311XJ2600-1) 中国航空工业集团公司创新基金(2010BD63111) 

出 版 物:《计算机技术与发展》 (Computer Technology and Development)

年 卷 期:2021年第31卷第5期

页      码:96-101页

摘      要:嵌入式处理器是目前片上系统中常用的处理器引擎,包括处理器、PLB总线系统、软件驱动等部分,其性能高、功耗低、使用灵活,通过处理器自带的PLB总线,可将成熟IP与嵌入式处理器相连接。由于PLB总线结构复杂,时序多样,且其接口时序与常用的寄存器接口访问时序差距较大,不利于迅速建立成熟IP和PLB总线连接。为解决此问题,首先深入研究了嵌入式处理器内部PLB总线协议和PLB总线各个接口的结构及机制,然后在理解PLB总线系统时序以及内部各子模块的功能与工作机制的基础上,提出一种高效时序转换电路解决方案,以满足PLB总线端单拍传输、Line传输和Burst传输,从设备端同步时序传输、异步时序传输的通信需求。通过功能仿真和工程实践表明,该时序转换电路工作稳定,性能良好,具有配置灵活、使用方便、数据传输效率高等优点,较好地满足了应用需求,且对其他类似接口转换设计具有一定的借鉴意义。

主 题 词:嵌入式处理器 PLB总线 同步时序 异步时序 转换电路 

学科分类:081203[081203] 08[工学] 0835[0835] 0812[工学-测绘类] 

D O I:10.3969/j.issn.1673-629X.2021.05.017

馆 藏 号:203103406...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分