看过本文的还看了

相关文献

该作者的其他文献

文献详情 >路径度量存储器及其接口的设计 收藏
路径度量存储器及其接口的设计

路径度量存储器及其接口的设计

作     者:王汝波 康锡章 Wang Rubo;Kang Xizhang

作者机构:海军航空工程学院电子工程系 

基  金:总装备部基金资助项目(编号不公开) 

出 版 物:《微计算机信息》 (Control & Automation)

年 卷 期:2006年第22卷第9S期

页      码:10-12,242页

摘      要:给出了由(2,1,N)系列卷积码Viterbi译码中路径度量存储器及其接口的使用FPGA实现时的设计方法,译码器采用四个ACS并行运算的方式,状态度量的更新采用乒乓模式,阐述了存储器的分块方法和读写地址及读写时钟的确定。设计充分利用了FPGA内存资源丰富的特点,具有较高的译码速度和简单的控制逻辑。

主 题 词:MMU Viterbi 译码器 FPGA 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

D O I:10.3969/j.issn.1008-0570.2006.25.004

馆 藏 号:203103976...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分