看过本文的还看了

相关文献

该作者的其他文献

文献详情 >具有分时背景抑制功能的单元电路设计 收藏
具有分时背景抑制功能的单元电路设计

具有分时背景抑制功能的单元电路设计

作     者:周杨帆 谢亮 夏晓娟 孙伟锋 ZHOU Yang-fan;XIE Liang;XIA Xiao-juan;SUN Wei-feng

作者机构:东南大学国家专用集成电路系统工程技术研究中心江苏南京210096 

出 版 物:《激光与红外》 (Laser & Infrared)

年 卷 期:2009年第39卷第11期

页      码:1219-1222页

摘      要:介绍了一种具有分时背景抑制功能的单元电路,该单元电路适合于大规模2D红外焦平面阵列。在减电流电路设计中,自级联管采用长沟道设计,工作在强反型区,各单元电路的减去电流不易受到工艺偏差的影响,有效地降低了具有分时背景抑制功能的单元电路间的背景抑制非均匀性(BSUN)。在背景电流为100 nA,积分时间为2.7 ms,减去电流为3.28μA,构成自级联管的两个晶体管阈值电压的最大失配均为10 mV时,具有分时背景抑制功能的单元电路间的BSNU为3.310%。

主 题 词:背景抑制 背景电流 读出电路 红外焦平面阵列 

学科分类:080901[080901] 0809[工学-计算机类] 08[工学] 080401[080401] 0804[工学-材料学] 0803[工学-仪器类] 

核心收录:

D O I:10.3969/j.issn.1001-5078.2009.11.021

馆 藏 号:203104094...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分