看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于多核处理器的高清实时MPEG-2——H.264转码器设计 收藏
基于多核处理器的高清实时MPEG-2——H.264转码器设计

基于多核处理器的高清实时MPEG-2——H.264转码器设计

作     者:叶朝敏 陈颖琪 高志勇 YE Chaomin;CHEN Yingqi;GAO Zhiyong

作者机构:上海交通大学电子工程系图像通信与信息处理研究所上海200240 

出 版 物:《电视技术》 (Video Engineering)

年 卷 期:2012年第36卷第21期

页      码:15-19页

摘      要:基于多核处理器的并行计算为实时实现高清MPEG-2至H.264转码器提供了1种可行的实现方案。提出了1种多颗粒度的MPEG-2—H.264全解全编并行转码器设计方案,其中MPEG-2解码器采用了帧内与数据级两级并行,H.264编码器采用了帧间、帧内与数据级三级并行。实验结果表明本设计不仅具有良好的并行加速比,而且可以在使用1/4的TilePro64处理器核资源的条件下完成1路实时高清转码。

主 题 词:MPEG-H.264转码器 Tilera多核处理器 多粒度并行计算 

学科分类:0810[工学-土木类] 08[工学] 081001[081001] 

D O I:10.3969/j.issn.1002-8692.2012.21.005

馆 藏 号:203104231...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分