看过本文的还看了

相关文献

该作者的其他文献

文献详情 >浮点开方运算单元的电路设计 收藏
浮点开方运算单元的电路设计

浮点开方运算单元的电路设计

作     者:夏宏 李笑盈 王攻本 

作者机构:北京科技大学信息工程学院北京100083 北京大学分校北京100083 

基  金:国家"863项目-高性能CPU芯片的研究与开发"主题资助 教育部<高等学校骨干教师资助计划>项目资助 教育部"优秀青年教师基金"资 

出 版 物:《计算机工程与应用》 (Computer Engineering and Applications)

年 卷 期:2001年第37卷第11期

页      码:39-41,87页

摘      要:文章提出了一种基于逐位循环开方算法,"四位一开方"的浮点开方运算单元的电路设计方案,使限制周期时间的循环迭代部分的门级数降低到14级。按14级门延时为周期时间计算,完成一个IEEE单、双精度浮点数的开方运算分别需要15和29周期。同时,文章对目前开方运算所采用的两类主要的算法-逐位循环开方算法和牛顿-莱福森迭代开方算法进行了描述,其中包括数的冗余表示等内容。

主 题 词:微处理器 浮点开方运算单元 电路设计 浮点运算器 

学科分类:08[工学] 081201[081201] 0812[工学-测绘类] 

核心收录:

D O I:10.3321/j.issn:1002-8331.2001.11.015

馆 藏 号:203104306...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分