看过本文的还看了

相关文献

该作者的其他文献

文献详情 >改进数字锁相细分方法的FPGA电路设计 收藏
改进数字锁相细分方法的FPGA电路设计

改进数字锁相细分方法的FPGA电路设计

作     者:任雪玉 朱维斌 黄垚 薛梓 REN Xue-yu;ZHU Wei-bin;HUANG Yao;XUE Zi

作者机构:中国计量大学计量测试工程学院浙江杭州310018 浙江大学光学科学与工程学院现代光学仪器国家重点实验室浙江杭州310027 中国计量科学研究院北京100029 

基  金:2017年国家重点研发计划资助(2017YFF0204901) 2016年国家质量监督检验检疫总局科技计划项目(2016QK189) 

出 版 物:《仪表技术与传感器》 (Instrument Technique and Sensor)

年 卷 期:2021年第7期

页      码:54-58页

摘      要:为实现动态测量中光栅莫尔信号的细分,针对传统的数字锁相细分方法存在锁定时间长、频率分辨率低、易受输入信号波动影响等缺点,提出一种改进数字锁相细分方法,在详细分析改进数字锁相细分方法的原理基础上,基于现场可编程门阵列(FPGA)开展改进锁相细分方法的电路设计,重点对小数分频方法中各个模块的实现过程进行介绍,并开展实验验证电路功能。实验证明,在不同的动态工况下,电路均能够实现改进数字锁相细分方法预定的128倍细分功能,通过与传统数字锁相细分方法对比,改进数字锁相细分方法具有信号快速锁定、分辨率高、动态响应快的优点。

主 题 词:细分 锁相环 现场可编程门阵列 

学科分类:08[工学] 080401[080401] 0804[工学-材料学] 081102[081102] 0811[工学-水利类] 

馆 藏 号:203104657...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分