看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于Verilog HDL的信号发生器的设计 收藏
基于Verilog HDL的信号发生器的设计

基于Verilog HDL的信号发生器的设计

作     者:陈亚军 陈隆道 CHEN Yajun;CHEN Longdao

作者机构:浙江大学电气工程学院 

出 版 物:《电子器件》 (Chinese Journal of Electron Devices)

年 卷 期:2011年第34卷第5期

页      码:525-528页

摘      要:旨在研究设计一种可以产生正弦波、方波、三角波和锯齿波等四种波形,且输出波形的幅值、频率可调的信号发生器。在Altera公司的QuartusⅡ工具软件环境下,应用Verilog HDL语言完成了系统的设计,建立的程序工程下载至FPGA器件后,系统实验测试结果达到了预想效果。采用Verilog HDL语言编程来完成整个设计,不但提高了设计效率,而且使系统具有设计灵活、实现简单、性能稳定的特点。

主 题 词:嵌入式系统 信号发生器 VerilogHDL QuartusⅡ 

学科分类:08[工学] 0835[0835] 081202[081202] 0812[工学-测绘类] 

D O I:10.3969/j.issn.1005-9490.2011.05.011

馆 藏 号:203104796...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分