看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于FPGA的BLVDS高速通信总线设计 收藏
基于FPGA的BLVDS高速通信总线设计

基于FPGA的BLVDS高速通信总线设计

作     者:黄誉 王新民 姚从潮 HUANG Yu;WANG Xin-min;YAO Cong-chao

作者机构:西北工业大学自动化学院陕西西安710129 

出 版 物:《测控技术》 (Measurement & Control Technology)

年 卷 期:2012年第31卷第7期

页      码:76-81页

摘      要:测试总线是测试系统中的一个重要环节,是准确传输信号的关键。详细介绍了LVDS与BLVDS技术,在此基础上论述了BLVDS总线布置设计、PCB布线设计、数据格式设计及通信背板设计,并提出了一种基于FPGA的BLVDS总线设计,采用Verilog HDL实现FPGA内部逻辑电路设计,FPGA完成BLVDS总线上数据的接收、发送,以及数据的缓存。实验结果表明,该总线通信速度快、稳定、可靠。

主 题 词:BLVDS FPGA PCB布线 LVDS 

学科分类:08[工学] 081201[081201] 0812[工学-测绘类] 

D O I:10.3969/j.issn.1000-8829.2012.07.020

馆 藏 号:203104846...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分