看过本文的还看了

相关文献

该作者的其他文献

文献详情 >高性能低功耗32位浮点RISC微处理器的研究 收藏
高性能低功耗32位浮点RISC微处理器的研究

高性能低功耗32位浮点RISC微处理器的研究

作     者:孙海珺 邵志标 邹刚 赵宁 Sun Haijun;Shao Zhibiao;ZOU Gang;Zhao Ning

作者机构:西安交通大学电子与信息工程学院西安710049 西安微电子技术研究所西安710054 

出 版 物:《西安交通大学学报》 (Journal of Xi'an Jiaotong University)

年 卷 期:2005年第39卷第6期

页      码:607-610,655页

摘      要:提出了低功耗架构、片上总线预选器等新的设计思想和改进的高阶布斯算法,利用0.35μmCMOS工艺,研制成功一种低功耗、高性能32位浮点精简指令系统(RISC)微处理器.该处理器芯片内置128kb静态随机存储器,芯片面积为7mm×7mm,中断和定、浮点等指令集所有指令运行正确,32位浮点乘法运算仅需17.8ns.与传统的设计相比,该微处理器主频提高了38%,功耗下降了39%,50MHz频率下的动态功耗仅为164mW,并具有边界扫描测试功能.研制结果表明,新的设计思想和算法有效地提高了微处理器的综合性能,为嵌入式浮点RISC的研究提供了新的途径.

主 题 词:精简指令系统 微处理器 总线预选器 高阶布斯算法 低功耗架构 

学科分类:0810[工学-土木类] 08[工学] 0805[工学-能源动力学] 081201[081201] 0812[工学-测绘类] 

核心收录:

D O I:10.3321/j.issn:0253-987X.2005.06.014

馆 藏 号:203105468...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分