看过本文的还看了

相关文献

该作者的其他文献

文献详情 >SDRAM控制器的设计与实现 收藏
SDRAM控制器的设计与实现

SDRAM控制器的设计与实现

作     者:于明 高剑 Yu Ming;Gao Jian

作者机构:北京自动测试技术研究所100088 

出 版 物:《电子测试》 (Electronic Test)

年 卷 期:2014年第25卷第1期

页      码:63-67页

摘      要:本项目是基于SDRAM(SynchronousDynamicRandomAccessMemory,同步动态随机存储器)的控制器设计,用于自动测试设备测试向量发生器中,控制SDRAM和外界进行通信。SDRAM内存访问采用突发(BURST)模式,它的原理是,在现有的标准动态存储器中加入同步控制逻辑(状态机)。利用一个单一的系统时钟同步所有的地址数据和控制信号。以状态机为主线,下分三个模块分别完成命令的编码刷新、命令执行、以及数据通路选择等功能。将数据输入,然后再读回。设计good error信号线,判断读写成败。通过chipscope详细查看读写过程。

主 题 词:SDRAM SDRAM控制器 状态机 

学科分类:08[工学] 0835[0835] 0802[工学-机械学] 081201[081201] 080201[080201] 0812[工学-测绘类] 

馆 藏 号:203105817...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分