看过本文的还看了

相关文献

该作者的其他文献

文献详情 >高增益CMOS折叠式共源共栅运算放大器的设计 收藏
高增益CMOS折叠式共源共栅运算放大器的设计

高增益CMOS折叠式共源共栅运算放大器的设计

作     者:许衍彬 

作者机构:河北科技学院智能制造工程学院 

基  金:保定市科技计划项目(项目编号:2011ZG012) 

出 版 物:《电子世界》 (Electronics World)

年 卷 期:2021年第20期

页      码:135-137页

摘      要:运算放大器在模拟电路系统及数模混合信号电路系统中非常重要,是电路系统中的基础功能模块,对电路系统的各项性能指标实现起到关键性的作用。本文提出了一种高增益折叠式共源共栅(cascode)运算放大器。其输入端采用折叠式共源共栅结构,有效的提高了电路的增益和PSRR(电源电压抑制比)值。在0.18μm CMOS工艺下对电路进行了仿真分析,SPICE的模拟结果表明,该运算放大器的增益为110dB,单位增益带宽为74.3MHz,相位裕度为54.4°,CMRR为120dB,PSRR为84.6dB。

主 题 词:运算放大器 折叠式共源共栅 单位增益带宽 电源电压抑制比 数模混合信号 模拟电路 SPICE 电路系统 

学科分类:080902[080902] 0809[工学-计算机类] 08[工学] 

D O I:10.19353/j.cnki.dzsj.2021.20.053

馆 藏 号:203106097...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分