看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种集成4/5和8/9的异步预分频器设计 收藏
一种集成4/5和8/9的异步预分频器设计

一种集成4/5和8/9的异步预分频器设计

作     者:张博 王好博 ZHANG Bo;WANG Haobo

作者机构:西安邮电大学电子工程学院陕西西安710121 

基  金:陕西省教育厅服务地方产业化专项(15JF029) 陕西省重点研发计划项目(2018ZDXM-GY-010,2017ZDXM-GY-004,2016KTCQ01-08) 西安市集成电路重大专项(201809174CY3JC16) 

出 版 物:《电子元件与材料》 (Electronic Components And Materials)

年 卷 期:2021年第40卷第11期

页      码:1123-1128,1134页

摘      要:为了提高频率综合器的性能,基于源极耦合逻辑(Source Coupled Logic)电路设计了一种集成4/5分和8/9分的异步预分频器。通过分析SCL电路结构的工作原理和触发器的不同电路结构,在不降低电路工作频率和不增大电路功耗的前提下,利用模式控制电路和传输门将4/5分频器和8/9分频器集成在一个电路中,拓宽了分频器的输出分频范围。基于TSMC 0.18μm CMOS工艺,利用Cadence Spectre工具进行仿真。该预分频器在电源电压为1.8 V,尾电流源为50μA的条件下,电路最高工作频率可达8 GHz,功耗仅为6 mW。

主 题 词:源极耦合逻辑 异步分频器 D触发器 CMOS工艺 

学科分类:080902[080902] 0809[工学-计算机类] 08[工学] 

D O I:10.14106/j.cnki.1001-2028.2021.0480

馆 藏 号:203106446...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分