看过本文的还看了

相关文献

该作者的其他文献

文献详情 >宏力半导体采用Cadence Virtuoso 6.1 PDK开发系统 收藏
宏力半导体采用Cadence Virtuoso 6.1 PDK开发系统

宏力半导体采用Cadence Virtuoso 6.1 PDK开发系统

出 版 物:《集成电路应用》 (Application of IC)

年 卷 期:2008年第25卷第11期

页      码:19-19页

摘      要:Cadence宣布,宏力半导体(Grace Semiconductor)已采用Cadence Virtuoso 6.1技术,用于开发与测试工艺设计工具包(PDK)。Cadence Virtuoso 6.1“PDK自动化系统”简称为PAS,它有助于PDK的高效创建;而“PDK测试系统”简称STEP,有助于PDK的质量保证。使用PAS和STEP,宏力半导体己经开发并验证了它的0.18微米混合信号、RF PDK,目前已经面向其全球客户推出。

主 题 词:Virtuoso Cadence 开发系统 PDK 半导体  STEP 测试系统 

学科分类:080903[080903] 0711[理学-心理学类] 07[理学] 0809[工学-计算机类] 08[工学] 080401[080401] 0804[工学-材料学] 080402[080402] 

馆 藏 号:203107115...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分