看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于CPLD的多路脉冲序列信号检测器设计 收藏
基于CPLD的多路脉冲序列信号检测器设计

基于CPLD的多路脉冲序列信号检测器设计

作     者:王凌 张兆宝 李涛 WANG Ling;ZHANG Zhao-bao;LI Tao

作者机构:海军航空工程学院研究生管理大队山东烟台264001 海军航空工程学院新装备培训中心山东烟台264001 

出 版 物:《海军航空工程学院学报》 (Journal of Naval Aeronautical and Astronautical University)

年 卷 期:2009年第24卷第5期

页      码:485-488页

摘      要:用VHDL语言在CPLD器件上实现了一种多路脉冲序列信号检测器,能够用七段数码管实时显示各路已检测出序列信号数目,电路各摸块用VHDL语言来描述。文章介绍了仿真信号的形成原理和电路设计方法,并给出了部分电路和仿真波形。整个多路脉冲序列信号检测器设计在一块CPLD芯片上,与其他方法设计的序列信号检测器相比,具有体积小、可靠性高、功牦低的特点。由于采用模块化的设计,对功能的修改和增加只要修改VHDL源程序,而不必更改硬件电路,从而实现数字系统硬件的软件化。

主 题 词:多路脉冲序列 信号检测器 VHDL CPLD 电路设计 

学科分类:0810[工学-土木类] 08[工学] 081001[081001] 

D O I:10.3969/j.issn.1673-1522.2009.05.002

馆 藏 号:203107157...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分