看过本文的还看了

相关文献

该作者的其他文献

文献详情 >连续时间型ΣΔ调制器的系统级设计和建模方法 收藏
连续时间型ΣΔ调制器的系统级设计和建模方法

连续时间型ΣΔ调制器的系统级设计和建模方法

作     者:张翼 叶天凤 洪志良 刘洋 ZHANG Yi;YE Tianfeng;HONG Zhiliang;LIU Yang

作者机构:复旦大学专用集成电路与系统国家重点实验室上海201203 美国模拟器件公司上海设计中心上海200021 

基  金:国家863计划项目(SQ2008AA01ZX1480432) 美国模拟器件公司资助项目 

出 版 物:《固体电子学研究与进展》 (Research & Progress of SSE)

年 卷 期:2010年第30卷第1期

页      码:102-107,158页

摘      要:采用冲激不变法把z域环路滤波器变换到s域,并对连续时间型ΣΔ调制器设计中的非理想因素进行系统级建模和仿真。基于低功耗设计考虑,调制器采用有源-无源混合型环路滤波器,并通过离散时间微分技术移除信号求和模块。设计实例实现了一个五阶3-bit连续时间型ΣΔ调制器,采用SMIC0.18μm1P6M标准CMOS工艺验证。芯片工作在1.8V电源电压和128MHz时钟频率,在1MHz的信号带宽内,调制器的动态范围为84dB,峰值SNR和SNDR分别为80dB和78dB,功耗为9mW。测试结果验证了设计技术和建模方法。

主 题 词:冲激不变法 连续时间 ∑△调制器 低功耗设计 

学科分类:0808[工学-自动化类] 0809[工学-计算机类] 080902[080902] 08[工学] 0805[工学-能源动力学] 0702[理学-物理学类] 

核心收录:

D O I:10.3969/j.issn.1000-3819.2010.01.021

馆 藏 号:203107173...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分