看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于FPGA的LDPC译码器的设计与实现 收藏
基于FPGA的LDPC译码器的设计与实现

基于FPGA的LDPC译码器的设计与实现

作     者:王兰珠 李锦明 Wang Lanzhu;Li Jinming

作者机构:中北大学仪器与电子学院太原030000 

出 版 物:《电子测量技术》 (Electronic Measurement Technology)

年 卷 期:2022年第45卷第1期

页      码:22-27页

摘      要:为提高译码性能,基于CCSDS标准中应用于近地空间的(8176,7154)LDPC码,根据归一化最小和译码算法理论,设计实现了尺度因子可变的LDPC译码器。本次译码器的设计主要对校验结点量化数据进行优化处理,设计实现了尺度因子随迭代次数变化而变化,且尺度因子值以2的倍数为基数,采用右移相加代替校验结点数据与尺度因子的乘法运算,简化硬件实现。此外,增加了译码校验模块来检验经校验结点与变量结点迭代计算后的码字是否译码成功,译码成功或到达设定的最大迭代次数后将数据发出。基于FPGA设计实现了LDPC译码器,其中硬件设计中采用部分并行的译码电路,合理利用硬件资源。在信噪比为1.8、最大迭代次数为15时,通过仿真及板级验证,并对比尺度因子值为0.5、0.75及尺度因子可变时的译码结果,证明了可变尺度因子NMS译码算法可以实现译码功能且具有较好的译码性能。

主 题 词:LDPC码 译码器 可变尺度因子 NMS译码算法 FPGA 

学科分类:08[工学] 081101[081101] 0811[工学-水利类] 081102[081102] 

D O I:10.19651/j.cnki.emt.2108087

馆 藏 号:203107285...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分