看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种基于Chiplet集成技术的超高阶路由器设计 收藏
一种基于Chiplet集成技术的超高阶路由器设计

一种基于Chiplet集成技术的超高阶路由器设计

作     者:梁崇山 戴艺 徐炜遐 LIANG Chong-shan;DAI Yi;XU Wei-xia

作者机构:国防科技大学计算机学院湖南长沙410073 

基  金:量子信息研究兼高性能计算国家重点实验室基金(202101-07) 

出 版 物:《计算机工程与科学》 (Computer Engineering & Science)

年 卷 期:2022年第44卷第2期

页      码:207-213页

摘      要:高带宽、低延迟的高阶路由器对于构建大规模可扩展的互连网络有着重要的作用,但是受限于单个路由芯片设计复杂度的不断增加以及摩尔定律、登纳德缩放定律的放缓与停滞,在单个路由芯片上扩展更多的端口数将变得越来越难。Chiplet将多个裸片以特定的方式集成在一个高级封装内,形成具有特定功能的大芯片,以此解决芯片设计中涉及的规模、研制成本和周期等方面的问题。根据Chiplet集成技术的思想,利用已有的路由芯片,提出了一种基于Chiplet的128端口高阶路由器,这种高阶路由器内部是一个由多个Switch Die以二层胖树拓扑构成的网络。通过实际的RTL级代码仿真测试,对比于单芯片的高阶路由器设计方式,所设计的路由器在扩展了更多端口数的同时,还能够达到较好的性能。

主 题 词:高阶路由器 Chiplet 互连网络 

学科分类:08[工学] 081201[081201] 0812[工学-测绘类] 

D O I:10.3969/j.issn.1007-130X.2022.02.003

馆 藏 号:203107769...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分