看过本文的还看了

相关文献

该作者的其他文献

文献详情 >采用动态译码缓存的高速指令集模拟器 收藏
采用动态译码缓存的高速指令集模拟器

采用动态译码缓存的高速指令集模拟器

作     者:桑胜田 王进祥 赵新曙 SANG Shengtian;WANG Jinxiang;ZHAO Xinshu

作者机构:哈尔滨工业大学微电子中心 61081部队 

出 版 物:《计算机工程》 (Computer Engineering)

年 卷 期:2006年第32卷第18期

页      码:248-250页

摘      要:指令集模拟器是计算机体系结构研究和SoC软硬件协同设计的重要工具,模拟器的性能和灵活性是影响设计和验证效率的重要因素。解释型指令集模拟器具有很好的灵活性,在操作系统等涉及到自修改代码的模拟中具有不可替代的作用。该文给出了一个高性能解释型指令集模拟器的设计,它具有很高的模拟精度和很好的灵活性;同时指令集模拟器采用了动态译码缓存等优化技术,使其具有很高的模拟性能。以ARM7指令集模拟器为实例,所提出的优化技术同样适用于其它现代RISC体系结构。

主 题 词:指令集模拟器 动态译码缓存 软硬件协同设计 

学科分类:08[工学] 0835[0835] 081202[081202] 0812[工学-测绘类] 

核心收录:

D O I:10.3969/j.issn.1000-3428.2006.18.089

馆 藏 号:203107930...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分