看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于DDS+PLL的宽带扫频源的设计与实现 收藏
基于DDS+PLL的宽带扫频源的设计与实现

基于DDS+PLL的宽带扫频源的设计与实现

作     者:陈小清 李磊民 CHEN Xiao-qing;LI Lei-min

作者机构:西南科技大学信息工程学院四川绵阳621010 

出 版 物:《通信技术》 (Communications Technology)

年 卷 期:2010年第43卷第3期

页      码:188-190页

摘      要:介绍了DDS+PLL技术的宽带扫频信号源的设计与实现。采用ADI公司的DDS芯片AD9858和Hittite公司的HMC440,FPGA控制DDS产生中心频率200M,带宽0~75MHz可变的线性扫频信号,采用DDS激励锁相环的锁相倍频技术将200M信号倍频到1.6GHz。实验证明:该方案设计的扫频源具有较高的频率分辨率和频率精确度,同时具有较好的杂散抑制,满足雷达系统应用的要求。

主 题 词:线性扫频 锁相环 DDS 

学科分类:080904[080904] 0810[工学-土木类] 0809[工学-计算机类] 08[工学] 081105[081105] 081001[081001] 081002[081002] 0825[工学-环境科学与工程类] 0811[工学-水利类] 

D O I:10.3969/j.issn.1002-0802.2010.03.068

馆 藏 号:203108034...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分