看过本文的还看了

相关文献

该作者的其他文献

文献详情 >AT24系列存储器数据串并转换接口的IP核设计 收藏
AT24系列存储器数据串并转换接口的IP核设计

AT24系列存储器数据串并转换接口的IP核设计

作     者:谭文虎 彭新生 刘守印 黄光明 

作者机构:华中师范大学物理系武汉430079 

出 版 物:《现代电子技术》 (Modern Electronics Technique)

年 卷 期:2002年第25卷第6期

页      码:16-19页

摘      要:AT2 4系列 EEPROM芯片是基于 I2 C(Inter- Integrated Circuit)总线协议而设计的。该存储器与微处理器通信 ,需要把串行数据转换成并行数据 ,或把并行数据转换成串行数据后 ,通信过程才能进行。介绍用 VHDL语言设计该存储器数据串并转换接口的 IP核 ,从而通过硬件 (FPGA或其他可编程芯片 )实现 AT2 4系列存储器与 8位微处理器之间的并行通信。

主 题 词:I^2C总线 AT24系列存储器 VHDL 串并转换 微处理器 总线协议 

学科分类:08[工学] 081201[081201] 0812[工学-测绘类] 

D O I:10.3969/j.issn.1004-373X.2002.06.006

馆 藏 号:203108047...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分