看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种延迟可控的异步FIFO电路设计 收藏
一种延迟可控的异步FIFO电路设计

一种延迟可控的异步FIFO电路设计

作     者:陈婷婷 陆锋 万书芹 邵杰 CHEN Tingting;LU Feng;WAN Shuqin;SHAO Jie

作者机构:江南大学物联网工程学院江苏无锡214122 中国电子科技集团公司第五十八研究所江苏无锡214035 

基  金:国家自然科学基金资助项目(61704161) 

出 版 物:《微电子学》 (Microelectronics)

年 卷 期:2022年第52卷第1期

页      码:42-46页

摘      要:基于传统异步FIFO延迟电路设计了一种延迟可控的异步FIFO电路。该电路在实现数据跨时钟域传输的同时增加了延迟控制模块,通过调节读指针与写指针的差值实现整数延迟的控制,通过调节读时钟与写时钟的相位差实现高精度的小数延迟控制。建立VCS验证平台,进行功能验证。结果表明,该FIFO电路实现了数据跨时钟域传输和延迟动态控制,在多芯片同时工作时可用于补偿数据源未对齐引起的输出偏斜。基于180 nm标准CMOS工艺库完成逻辑综合,读、写时钟频率分别为389 MHz、778 MHz,占用逻辑资源面积41071μm^(2)。

主 题 词:FIFO 插值率 整数延迟 小数延迟 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

D O I:10.13911/j.cnki.1004-3365.210280

馆 藏 号:203109047...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分