看过本文的还看了

相关文献

该作者的其他文献

文献详情 >高性能绝缘层上应变硅动态阈值MOSFET的设计优化 收藏
高性能绝缘层上应变硅动态阈值MOSFET的设计优化

高性能绝缘层上应变硅动态阈值MOSFET的设计优化

作     者:李德斌 梁仁荣 刘道广 许军 LI De-bin;LIANG Ren-rong;LIU Dao-guang;XU Jun

作者机构:清华大学微电子学研究所北京100084 

基  金:国家自然科学基金资助项目(60476017 60636010) 

出 版 物:《微电子学》 (Microelectronics)

年 卷 期:2008年第38卷第1期

页      码:72-75,80页

摘      要:采用二维数值模拟的方法,研究了纳米尺度栅长的绝缘层上应变硅(SSOI)动态阈值(DT) MOSFET的特性,全面分析了台阶型沟道掺杂分布和沟道长度对器件开态和关态特性的影响。结果表明,通过调整轻掺杂的表面沟道和重掺杂的体杂质分布,DT SSOI器件能在较低的电源电压下实现比非DT器件更优的性能,同时不会造成明显的器件关态漏电。从实验结果可以预测,相对于非DT器件而言,DT器件在性能上的这种优势能够保持到32 nm栅长的技术节点。

主 题 词:绝缘层上应变硅 动态阈值 MOSFET 台阶掺杂 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 080501[080501] 0805[工学-能源动力学] 080502[080502] 

馆 藏 号:203109507...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分