看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于多FPGA的NoC多核处理器验证平台设计 收藏
基于多FPGA的NoC多核处理器验证平台设计

基于多FPGA的NoC多核处理器验证平台设计

作     者:黄晓林 潘红兵 易伟 杨虎 凌梦 黄辰 何书专 李丽 HUANG Xiao-lin;PAN Hong-bing;YI Wei;YANG Hu;LING Meng;HUANG Chen;HE Shu-zhuan;LI Li

作者机构:南京大学电子科学与工程学院微电子设计研究所江苏南京210093 

基  金:国家863高技术研究发展计划基金项目(2008AA01Z135) 国家自然科学基金项目(60876017) 国家自然科学基金青年科学基金项目(61006018) 江苏省科技厅科技支撑计划基金项目(BE2009143) 

出 版 物:《计算机工程与设计》 (Computer Engineering and Design)

年 卷 期:2012年第33卷第1期

页      码:180-185页

摘      要:为了能够灵活地验证和实现自主设计的基于NoC的多核处理器,缩短NoC多核处理器的设计周期,提出了设计集成4片Virtex-6-550TFPGA的NoC多核处理器原型芯片设计/验证平台。分析和评估了NoC多核处理器的规模以及对FPGA硬件资源的需求,在此基础上给出了集成4片FPGA的开发板详细设计方案,并对各主要模块如互联架构、电源、板级时钟分布、接口技术、存储资源等关键设计要点进行阐述。描述了开发板各个主要模块的测试过程和结果,表明了该设计的可行性。

主 题 词:多FPGA片上网络(NOC) 多核处理器 高吞吐率 并行计算 

学科分类:08[工学] 081202[081202] 0812[工学-测绘类] 

D O I:10.3969/j.issn.1000-7024.2012.01.035

馆 藏 号:203109550...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分