看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于DSP Builder的16阶FIR滤波器实现 收藏
基于DSP Builder的16阶FIR滤波器实现

基于DSP Builder的16阶FIR滤波器实现

作     者:范寒柏 司加祯 FAN Hanbai;SI Jiazhen

作者机构:华北电力大学河北保定071003 

出 版 物:《现代电子技术》 (Modern Electronics Technique)

年 卷 期:2009年第32卷第20期

页      码:193-195页

摘      要:现场可编程门阵列(FPGA)器件广泛用于数字信号处理领域,而使用VHDL或VerilogHDL语言进行设计的难度较大。提出一种采用DSP Builder实现FIR滤波器的设计方案,按照Matlab/Simulink/DSP Builder/Modelsim/QuartusⅡ的设计流程,设计一个16阶的FIR低通滤波器,并完成了软硬件的仿真与验证。结果表明,该方法简单易行,可满足设计要求,它验证了采用DSP Builder实现滤波器设计的独特优势。

主 题 词:FIR滤波器 Simulink DSP Builder Quartus  

学科分类:080902[080902] 0809[工学-计算机类] 08[工学] 

D O I:10.16652/j.issn.1004-373x.2009.20.018

馆 藏 号:203109588...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分