看过本文的还看了

相关文献

该作者的其他文献

文献详情 >PowerPC处理器代码执行顺序研究 收藏
PowerPC处理器代码执行顺序研究

PowerPC处理器代码执行顺序研究

作     者:朱强 ZHU Qiang

作者机构:中国航空工业集团公司洛阳电光设备研究所河南洛阳471000 

出 版 物:《数字通信世界》 (Digital Communication World)

年 卷 期:2022年第3期

页      码:63-65页

摘      要:在型号调试过程中,遇到所编写的程序执行顺序与CPU实际执行顺序不完全一致的问题。文章对此进行了研究,经过查阅手册和相关试验,不完全一致问题与编译器和处理器设计有关。编译器在进行编译时,可能会对代码的顺序进行调整,采用volatile可抑制代码的顺序调整和缓存不一致问题;CPU处理器的指令采用流水线方式执行,CPU在执行指令时可能会将两条无关的指令并行处理,即乱序执行,为保证指令严格按顺序执行,PowerPC架构处理器提供了同步指令,用于强制CPU按照汇编代码顺序执行。

主 题 词:PowerPC 乱序 volatile sync 同步 

学科分类:08[工学] 0825[工学-环境科学与工程类] 0812[工学-测绘类] 

D O I:10.3969/J.ISSN.1672-7274.2022.03.020

馆 藏 号:203109603...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分