看过本文的还看了

相关文献

该作者的其他文献

文献详情 >总线协议检验器的设计 收藏
总线协议检验器的设计

总线协议检验器的设计

作     者:詹文法 陶芳泽 张溯 杨羽 ZHAN Wen-fa;TAO Fang-ze;ZHANG Su;YANG Yu

作者机构:安庆师范学院教育技术系安徽安庆246011 合肥工业大学微电子设计研究所安徽合肥230009 

基  金:国家"863"计划资助项目(2002AA1Z1730) 科技部重要技术标准研究专项课题资助项目(2002BA906A07) 

出 版 物:《微机发展》 (Microcomputer Development)

年 卷 期:2005年第15卷第5期

页      码:43-45页

摘      要:随着集成电路设计规模的不断增加,传统的验证方法学由于无法提供足够的能力来检查系统所有可能功能的正确性,已经不能满足SOC验证的需求。验证重用方法学是解决这一问题的有效途径。在SOC的验证过程中,利用总线协议检验器对片上总线上发生的事务进行协议检验,并将检验结果以文本格式显示出来,从而可以帮助验证工程师有效地判断数据传输的正确性,达到验证单个模块和系统功能的目的。总线协议检验器比传统的总线监视器存在自动化程度较高等优点,增强了验证的自动化,减少了验证时间,提高了验证效率。文中提出了一种总线协议检验器的设计方法,并给出了具体的实现过程。

主 题 词:系统芯片 片上总线 总线协议检验器 功能验证 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

D O I:10.3969/j.issn.1673-629X.2005.05.014

馆 藏 号:203110074...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分