看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于FPGA的时统模块可靠性设计 收藏
基于FPGA的时统模块可靠性设计

基于FPGA的时统模块可靠性设计

作     者:黄睿芳 Huang Ruifang

作者机构:江苏自动化研究所 

出 版 物:《电子技术(上海)》 (Electronic Technology)

年 卷 期:2011年第38卷第6期

页      码:5-7页

摘      要:文章从FPGA逻辑编程设计技术、EMC技术、高速电路PCB设计技术等几个方面介绍了时统接收处理模块的抗干扰设计及其实现方法,实现了同步脉冲的提取、对时功能、自守时、脉宽调制等功能,提高了同步精度和抗干扰性。解决了传统时统模块定时精度不高、设置固定只能满足单一需求等问题。

主 题 词:同步精度 可编程门阵列 时统 紧凑型PCI 

学科分类:080902[080902] 0809[工学-计算机类] 08[工学] 

D O I:10.3969/j.issn.1000-0755.2011.06.003

馆 藏 号:203110300...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分