看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于Avalon总线的计数器接口IP核设计及应用 收藏
基于Avalon总线的计数器接口IP核设计及应用

基于Avalon总线的计数器接口IP核设计及应用

作     者:罗乃好 吴化柱 

作者机构:大连交通大学电气信息学院辽宁大连116028 

出 版 物:《工业控制计算机》 (Industrial Control Computer)

年 卷 期:2011年第24卷第9期

页      码:69-70,96页

摘      要:在控制领域,随着基于FPGA的NIOS II软核处理器的广泛应用,NIOS II的Avalon总线与外设的接口IP(知识产权)核的研究就显得很有价值。该设计结合FPGA实现了编码器脉冲的整形、滤波、倍频、鉴相、计数和锁存功能,然后运用Verilog语言完成了计数模块与Avalon总线的接口IP核设计,最后采取SOPC(可编程片上系统)技术定制了NIOS II软核处理器。实际运用表明,该设计稳定可靠,能有效准确地获取脉冲,简化了电路。

主 题 词:NIOSII软核处理器 编码器 FPGA Avalon总线 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 081201[081201] 0812[工学-测绘类] 

D O I:10.3969/j.issn.1001-182X.2011.09.031

馆 藏 号:203110311...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分