看过本文的还看了

相关文献

该作者的其他文献

文献详情 >多码率并行LDPC编码器的设计与实现 收藏
多码率并行LDPC编码器的设计与实现

多码率并行LDPC编码器的设计与实现

作     者:王博 章坚武 包建荣 许晓荣 WANG Bo;ZHANG Jian-wu;BAO Jian-rong;XU Xiao-rong

作者机构:杭州电子科技大学通信工程学院浙江杭州310018 

基  金:国家自然科学基金资助项目(61001133 61102066) 中国博士后科学基金资助项目(2011M500999) 浙江省综合信息网技术重点实验室资助项目(201101) 浙江省教育厅科研项目资助项目(Y201119890) 

出 版 物:《杭州电子科技大学学报(自然科学版)》 (Journal of Hangzhou Dianzi University:Natural Sciences)

年 卷 期:2012年第32卷第4期

页      码:1-4页

摘      要:空间数据系统咨询委员会标准推荐了可应用于深空通信的准循环低密度校验码。但为了在同一系统实现码率可选择LDPC编码器,并解决低速率串行编码问题,该文设计并实现了多码率并行LDPC编码器的FPGA方案。根据该码的结构,设计了改进的串行和并行转换模块来保证正确地编码,并合理安排生成矩阵的存储结构和数量,以便编码通过简单的地址控制完成多码率选择编码。经分析和验证,该编码器在不增加单一码率编码资源前提下,能分别按所选码率完成不同码率编码。

主 题 词:低密度奇偶校验码 多码率 并行编码器 

学科分类:0810[工学-土木类] 08[工学] 081001[081001] 

D O I:10.3969/j.issn.1001-9146.2012.04-001

馆 藏 号:203110368...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分