看过本文的还看了

相关文献

该作者的其他文献

文献详情 >视频阵列处理器数据加载电路的设计与实现 收藏
视频阵列处理器数据加载电路的设计与实现

视频阵列处理器数据加载电路的设计与实现

作     者:冼子雨 蒋林 柏承双 王汐 Xian Ziyu;Jiang Lin;Bai Chengshuang;Wang Xi

作者机构:西安邮电大学电子工程学院陕西西安710061 

基  金:国家自然科学基金面上项目(61272120) 西安邮电大学青年基金项目(ZL2014-21) 

出 版 物:《电子技术应用》 (Application of Electronic Technique)

年 卷 期:2014年第40卷第12期

页      码:56-59页

摘      要:随着多种视频编解码标准和视频算法的提出,视频处理器高效性和灵活性显得更为重要。针对视频阵列处理器中数据加载速率与阵列处理单元处理不匹配的问题,通过对视频编解码标准算法的分析,深度挖掘数据访存冗余和传输的特点,在可编程可重构体系结构下,设计了支持灌入和Cache两种工作模式的数据加载电路,并进行了功能仿真和FPGA验证。结果表明,该电路能够满足1080P视频处理对数据加载的要求,采用Desgin Compiler在SMIC 0.13μm CMOS工艺标准单元库下综合,频率可达197 MHz。

主 题 词:视频阵列处理器 数据加载 可编程 可重构 

学科分类:08[工学] 081201[081201] 0812[工学-测绘类] 

D O I:10.16157/j.issn.0258-7998.2014.12.026

馆 藏 号:203110477...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分