看过本文的还看了

相关文献

该作者的其他文献

文献详情 >HART调制解调芯片高速通信接口设计 收藏
HART调制解调芯片高速通信接口设计

HART调制解调芯片高速通信接口设计

作     者:张立国 李福昆 严伟 刘强 王雪迪 Zhang Liguo;Li Fukun;Yan Wei;Liu Qiang;Wang Xuedi

作者机构:燕山大学电气工程学院河北秦皇岛066000 北京大学软件与微电子学院北京100871 

基  金:国家重点研发计划资助(2020YFB1711001) 河北省省级科技计划(199477141G,18211833D) 河北省引智项目:基于多源视觉融合的病房智能看护系统 

出 版 物:《电子技术应用》 (Application of Electronic Technique)

年 卷 期:2022年第48卷第4期

页      码:6-11页

摘      要:针对当下工厂设备间设备量以及传输数据量庞大问题,设计了一种新型的HART调制解调芯片接口,通过AXI4总线接口代替传统的UART接口,加速HART调制解调芯片与CPU之间的通信速度。相比于URAT传统接口按位传输,AXI4总线接口可并行传输32位8个字节,数据传输速度可达到纳秒级别。通过AXI4总线模块与CPU的互联,实现结构功能配置与数据的交互。HART调制解调芯片高速通信接口设计基于FPGA平台进行原型验证,结果表明,该架构能有效识别HART通信协议,CPU与HART芯片数据交互达到纳秒级别,调制解调正确率高达100%,满足HART通信协议要求。

主 题 词:通信芯片架构 芯片互联 HART通信协议 通信接口 

学科分类:0810[工学-土木类] 08[工学] 081001[081001] 

D O I:10.16157/j.issn.0258-7998.211551

馆 藏 号:203110820...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分