看过本文的还看了

相关文献

该作者的其他文献

文献详情 >高速BCH编码译码器的设计 收藏
高速BCH编码译码器的设计

高速BCH编码译码器的设计

作     者:程彪 杨波 CHENG Biao;YANG Bo

作者机构:山东省网络环境智能计算技术重点实验室山东济南250022 济南大学信息科学与工程学院山东济南250022 

基  金:山东省自然科学杰出青年基金(JQ200820) 

出 版 物:《济南大学学报(自然科学版)》 (Journal of University of Jinan(Science and Technology))

年 卷 期:2012年第26卷第1期

页      码:1-5页

摘      要:针对闪存(flash)因制造工艺的不断提高而导致其内部数据区随机错误不断增加的现象,设计并实现一种高速BCH编码译码器,通过BCH编码技术对flash中的随机错误进行纠错,以达到错误检测与纠错的目的。实验结果显示优化设计的BCH(4 224,4 096)编码译码器可以工作在25 MHz的工作频率下,其单页数据(512 Byte)的纠错能力从普遍的3 bit提高到15 bit,从而提高了flash数据存储与读取的可靠性。

主 题 词:BCH 闪存 纠错能力 可靠性 

学科分类:081203[081203] 08[工学] 0835[0835] 0812[工学-测绘类] 

D O I:10.3969/j.issn.1671-3559.2012.01.001

馆 藏 号:203110872...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分