看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于FPGA的IRIG-B(AC)时间码解码器的设计 收藏
基于FPGA的IRIG-B(AC)时间码解码器的设计

基于FPGA的IRIG-B(AC)时间码解码器的设计

作     者:贾磊 崔永俊 杨兵 王晋伟 JIA Lei;CUI Yongjun;YANG Bing;WANG Jinwei

作者机构:中北大学电子测试技术国家重点实验室太原030051 中北大学仪器科学与动态测试教育部重点实验室太原030051 

基  金:国家自然科学基金项目(61335008) 

出 版 物:《电子器件》 (Chinese Journal of Electron Devices)

年 卷 期:2016年第39卷第2期

页      码:370-373页

摘      要:为了解决IRIG-B(AC)码解码精度低的问题,提高解调系统的稳定性,提出了一种利用高性能FPGA实现解调IRIG-B(AC)码的解码器。通过调用FPGA的IP核生成乘法器与FIR低通滤波器,将B(AC)码中的交流分量滤除掉,然后根据其幅值进行解调。该解码器能够快速准确地解调出IRIG-B(AC)码的时间信息,并输出与此时间信息对应的秒脉冲,通过输出端口将解调出的时间信息传输到上位机显示。通过大量试验证明该解码器准确度高、稳定性强,能够满足各种应用场所对IRIG-B(AC)码授时的要求。

主 题 词:IRIG-B码 解码 滤波 A/D转换 秒脉冲 

学科分类:080902[080902] 0809[工学-计算机类] 08[工学] 

D O I:10.3969/j.issn.1005-9490.2016.02.025

馆 藏 号:203112066...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分