看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于MASH结构的24 bit Σ-Δ A/D转换器 收藏
基于MASH结构的24 bit Σ-Δ A/D转换器

基于MASH结构的24 bit Σ-Δ A/D转换器

作     者:沈晓峰 李梁 付东兵 王友华 朱璨 SHEN Xiaofeng;LI Liang;FU Dongbing;WANG Youhua;ZHU Can

作者机构:中国电子科技集团公司第二十四研究所重庆400060 模拟集成电路国家级重点实验室重庆400060 

基  金:模拟集成电路国家级重点实验室基金资助项目(6142802190101) 

出 版 物:《微电子学》 (Microelectronics)

年 卷 期:2022年第52卷第2期

页      码:223-228页

摘      要:设计了一种离散时间型24位Σ-ΔA/D转换器。该A/D转换器基于级联噪声整形(MASH)结构设计,整个转换器由前置可编程增益放大器、级联调制器和数字抽取滤波器等模块组成。该A/D转换器采用标准0.18μm CMOS工艺实现,版图总面积为6 mm^(2)。测试结果表明,在16 kS/s输出数据速率下,该A/D转换器的信噪比为106 dB,无杂散动态范围为110 dB,功耗仅为20 mW。

主 题 词:Σ-ΔA/D转换器 Σ-Δ调制器 级联MASH 噪声整形 双采样 

学科分类:080902[080902] 0809[工学-计算机类] 08[工学] 

D O I:10.13911/j.cnki.1004-3365.ZJEA004

馆 藏 号:203112071...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分