看过本文的还看了

相关文献

该作者的其他文献

文献详情 >高速TIADC采集系统中数字下变频电路设计 收藏
高速TIADC采集系统中数字下变频电路设计

高速TIADC采集系统中数字下变频电路设计

作     者:王舰 陈红梅 张昊哲 王兰雨 尹勇生 WANG Jian;CHEN Hongmei;ZHANG Haozhe;WANG Lanyu;YIN Yongsheng

作者机构:合肥工业大学微电子设计研究所合肥230601 合肥工业大学教育部IC设计网上合作研发中心合肥230601 

基  金:安徽省科技攻关计划项目(202104g01020008) 国家自然科学基金资助项目(61704043) 模拟集成电路国家级重点实验室基金资助项目(6142802190506) 

出 版 物:《微电子学》 (Microelectronics)

年 卷 期:2022年第52卷第3期

页      码:418-424页

摘      要:分析了数字下变频的原理,设计实现了能进行1、2、4、8等可选抽取倍数的高速数字下变频系统。对系统中的混频器和滤波器进行了优化设计。采用基4布斯编码和4-2压缩器,缩短混频器中的关键路径;引入基于Horner法则和子表达式共享的正则有符号数(CSD)编码,减小滤波器的硬件消耗。设计的数字下变频系统用于四通道、560 MHz 14位时间交织模数转换器(TIADC),并基于FPGA完成功能验证。结果表明,当输入信号频率为380 MHz、抽取倍数为8时,I/Q两路信号的无杂散动态范围(SFDR)在90 dB以上。

主 题 词:数字下变频 半带滤波器 混频器 高速数据采集 

学科分类:080902[080902] 0809[工学-计算机类] 08[工学] 

D O I:10.13911/j.cnki.1004-3365.210364

馆 藏 号:203113532...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分