看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于FPGA的万兆以太网UDP_IP硬件协议栈设计与实现 收藏
基于FPGA的万兆以太网UDP_IP硬件协议栈设计与实现

基于FPGA的万兆以太网UDP_IP硬件协议栈设计与实现

作     者:董永吉 王钰 袁征 Dong Yongji;Wang Yu;Yuan Zheng

作者机构:解放军战略支援部队信息工程大学郑州450002 

基  金:国家重点研发计划资助项目 

出 版 物:《计算机应用研究》 (Application Research of Computers)

年 卷 期:2022年第39卷第8期

页      码:2465-2468页

摘      要:针对传统基于软件的协议栈无法满足高速数据传输处理需求的问题,提出了一种基于硬件加速的UDP协议栈设计方案,该方案基于硬件高效并行的特点,实现了UDP/IP协议栈,满足了万兆以太网数据高带宽传输的需求。通过实际测试表明,该设计最高可以达到9.32 Gbps传输速率,满足10 Gbps带宽下线速处理的需求,与传统软件实现相比,处理能力更接近理论极限。

主 题 词:FPGA 万兆以太网 硬件协议栈 UDP协议 

学科分类:12[管理学] 1201[管理学-管理科学与工程类] 08[工学] 081201[081201] 0812[工学-测绘类] 

D O I:10.19734/j.issn.1001-3695.2021.12.0689

馆 藏 号:203113898...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分