看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于Liberate+Tempus的先进老化时序分析方案 收藏
基于Liberate+Tempus的先进老化时序分析方案

基于Liberate+Tempus的先进老化时序分析方案

作     者:欧阳可青 王彬 魏琦 鲁超 陈俊豪 李鸣霄 Ouyang Keqing;Wang Bin;Wei Qi;Lu Chao;Chen Junhao;Li Mingxiao

作者机构:深圳市中兴微电子技术有限公司广东深圳518055 移动网络和移动多媒体技术国家重点实验室广东深圳518055 上海楷登电子科技有限公司上海200000 

出 版 物:《电子技术应用》 (Application of Electronic Technique)

年 卷 期:2022年第48卷第8期

页      码:60-64,69页

摘      要:在先进工艺节点(7 nm,5 nm及以下)下,电路老化已经成为制约芯片性能和可靠性的“卡脖子”难题。老化效应将导致器件延时增大,进而产生时序违例的风险。数字电路设计工程师需要在时序分析中预判老化后的时序情况,并针对性地设置时序裕量,才能确保芯片在服役期限中可靠地运行。鉴于此,导入基于Liberate+Tempus的考虑老化效应的静态时序分析(aging-aware STA)方案。评估结果显示,该方案能在兼顾效率、准确性、多样场景老化时序分析的同时实现时序裕量释放,为达成具备更高可靠性和更佳性能的先进芯片设计提供有力依据。

主 题 词:芯片老化 静态时序分析 Tempus aging-aware STA 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

D O I:10.16157/j.issn.0258-7998.229806

馆 藏 号:203114121...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分