看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于SIMD结构的多标准LDPC译码器的VLSI实现 收藏
基于SIMD结构的多标准LDPC译码器的VLSI实现

基于SIMD结构的多标准LDPC译码器的VLSI实现

作     者:黄双渠 向波 鲍丹 陈赟 曾晓洋 Huang Shuangqu;Xiang Bo;Bao Dan;Chen Yun;Zeng Xiaoyang

作者机构:复旦大学专用集成电路与系统国家重点实验室上海201203 

基  金:专用集成电路与系统国家重点实验室基金项目(20080202) 

出 版 物:《计算机研究与发展》 (Journal of Computer Research and Development)

年 卷 期:2010年第47卷第7期

页      码:1313-1320页

摘      要:近年来,支持多标准的LDPC译码器已逐渐成为研究的热点.与传统译码器相比,所设计的LDPC译码器具有以下优点:1.实现了一个码率、码长可配置结构,进而可以支持多种标准;2.采用了一种改进型TPMP算法,使译码器的存储器容量大大减少,避免了因分块LDPC码的非规则性所造成的数据冲突问题;3.采用基于SIMD处理器的硬件结构,实现了硬件的高度规整性,易于芯片布局布线;4.设计了一个6级可配置流水线,可分时构造校验节点处理单元和变量节点处理单元,提高了硬件利用率和系统数据吞吐率.用这种架构实现了一个同时支持CMMB和DTMB两个标准的多标准LDPC译码器;芯片规模为75万门,时钟频率为220MHz,数据吞吐率为300Mbps.

主 题 词:LDPC SIMD TPMP 多标准 CMMB DTMB 

学科分类:080902[080902] 0809[工学-计算机类] 08[工学] 081201[081201] 0812[工学-测绘类] 

核心收录:

馆 藏 号:203114867...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分