看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于RISC-V和密码协处理器的SOC设计 收藏
基于RISC-V和密码协处理器的SOC设计

基于RISC-V和密码协处理器的SOC设计

作     者:明洋 曲英杰 MING Yang;QU Yingjie

作者机构:青岛科技大学信息科学技术学院山东青岛266061 

出 版 物:《电子设计工程》 (Electronic Design Engineering)

年 卷 期:2022年第30卷第24期

页      码:70-74页

摘      要:为了保障工业互联网设备在计算资源有限的硬件上敏感数据的机密性,同时更好地满足其低延迟的需求,通过扩展指令,在开源蜂鸟E203 MCU(Micro Control Unit,微控制单元)的基础上扩展了适用于AES(Advance Encryption Standard,高级加密标准)、RSA复合加密场景的协处理器,组成拥有安全场景扩展的RISC-V SOC(System on Chip,片上系统)。与无扩展指令相比,协处理器加持下的AES 128 bit和RSA 1024 bit运算速度至少提升了230倍,在华虹40 nm工艺下,AES核综合后面积为30805μm^(2),物理设计后的硬核面积为44944μm^(2),吞吐率可达3.9 Gbps,RSA核综合后面积为94552μm^(2),物理设计后面积为129600μm^(2),吞吐率可达49.87 kbps。

主 题 词:硬件加速 RISC-V 高级加密标准 RSA 片上系统 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

D O I:10.14022/j.issn1674-6236.2022.24.015

馆 藏 号:203115624...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分