看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种宽带Chirp-DDS及其FPGA实现 收藏
一种宽带Chirp-DDS及其FPGA实现

一种宽带Chirp-DDS及其FPGA实现

作     者:金学哲 岂飞涛 高清运 秦世才 

作者机构:南开大学微电子科学系天津300071 

出 版 物:《微电子学》 (Microelectronics)

年 卷 期:2003年第33卷第4期

页      码:365-368页

摘      要: 设计了一种宽带Chirp-DDS,并在AlteraFlex10KFPGA上予以实现。该结构包括32位流水线频率-相位累加器和ROM查找表。系统的时钟频率为100MHz,频率切换时间为0.68μs,建立时间为0.8μs,频率分辨率为0.02328Hz,输出信号的频率范围为DC到40MHz。

主 题 词:Chirp-DDS 线性调频 直接数字频率合成器 FPGA 逻辑设计 

学科分类:080902[080902] 0809[工学-计算机类] 08[工学] 

D O I:10.3969/j.issn.1004-3365.2003.04.025

馆 藏 号:203116715...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分