看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于FPGA的FIR升余弦滚降滤波器设计与实现 收藏
基于FPGA的FIR升余弦滚降滤波器设计与实现

基于FPGA的FIR升余弦滚降滤波器设计与实现

作     者:陈圣俭 郭晶晶 CHEN Sheng-jian;GUO Jing-jing

作者机构:华北电力大学研究生院北京102206 

出 版 物:《通信电源技术》 (Telecom Power Technology)

年 卷 期:2007年第24卷第2期

页      码:19-21页

摘      要:为了降低FIR滤波器对FPGA资源的消耗,同时能够直接验证其滤波性能。文中采用乘法器和加法器共享以及MEALY型状态机的实现方法,以及卷积、插零等算法,来实现FIR升余弦滚降滤波设计,同时给出了在Quartus II环境下的时序仿真结果。实践表明,此方法可以节省大量的FPGA资源,仅仅需要100多个LE逻辑单元,就可以有效解决FIR数字滤波器算法在FPGA设计中资源紧张的问题。

主 题 词:FPGA FIR滤波器 Quartus  

学科分类:080902[080902] 0809[工学-计算机类] 08[工学] 

D O I:10.3969/j.issn.1009-3664.2007.02.006

馆 藏 号:203117825...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分