看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种基于FPGA的低功耗、容错状态机设计方法 收藏
一种基于FPGA的低功耗、容错状态机设计方法

一种基于FPGA的低功耗、容错状态机设计方法

作     者:李列文 桂卫华 胡小龙 LI Lie-wen;GUI Wei-hua;HU Xiao-long

作者机构:中南大学信息科学与工程学院湖南长沙410075 长沙师范学校电子信息工程系湖南长沙410100 

基  金:国家自然科学基金重点资助项目(60634020) 

出 版 物:《湖南大学学报(自然科学版)》 (Journal of Hunan University:Natural Sciences)

年 卷 期:2010年第37卷第6期

页      码:77-82页

摘      要:针对FPGA(Field Programmable Gate Array)在航空航天领域应用面临的可靠性和功耗问题,提出了一种适于FPGA实现的低功耗、容错有限状态机设计方法.该方法与传统FPGA中实现状态机占用布线资源、查找表、寄存器等资源的思想不同,它将状态机映射到FPGA内嵌块RAM,同时采用两块RAM构成双模冗余结构,通过比较两块RAM输出数据的一致性确定RAM中数据出错的情况,并结合奇偶校验进行检错与纠错.实验结果表明:与经典的三模冗余方法相比,该方法有更低的功耗和更高的可靠性,并能对一位错误实现在线纠错.

主 题 词:低功耗 有限状态机 容错 现场可编程门阵列 

学科分类:0810[工学-土木类] 08[工学] 081001[081001] 081201[081201] 0812[工学-测绘类] 

核心收录:

馆 藏 号:203117950...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分