看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于NIOSⅡ处理器的多通道ns级时序控制同步机设计 收藏
基于NIOSⅡ处理器的多通道ns级时序控制同步机设计

基于NIOSⅡ处理器的多通道ns级时序控制同步机设计

作     者:张荣 黄海莹 李春枝 卫剑峰 蒋宇 Zhang Rong;Huang Haiying;Li Chunzhi;Wei Jianfeng;Jiang Yu

作者机构:中国工程物理研究院总体工程研究所四川绵阳621900 

基  金:中物院总体所创新与发展基金(11cxj-14) 

出 版 物:《计算机测量与控制》 (Computer Measurement &Control)

年 卷 期:2012年第20卷第11期

页      码:2968-2971页

摘      要:ns级时序控制同步机主要用于多套高速数据采集系统、多套高速摄影测试系统的精确同步触发、精确延时触发控制等方面,对军工靶场试验测试具有重要意义;详细介绍利用NIOS Ⅱ软核处理器设计嵌入式五通道ns级时序同步机的软硬件实现技术,实现了五通道ns时序参数的输入、存储、整定以及时序输出控制等;时序在线跟踪测试表明,该同步机完全满足设计要求,其各通道时序控制精度为20ns,单通道时间设置范围为20ns至100s,可应用于工程实际测试;本同步机的设计技术对相关开发人员具有一定的参考意义。

主 题 词:NIOSII处理器 ns 时序控制 同步机 

学科分类:0810[工学-土木类] 08[工学] 081002[081002] 

D O I:10.16526/j.cnki.11-4762/tp.2012.11.072

馆 藏 号:203118066...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分